• 페이스북
  • 트위터
  • 유튜브

SK하이닉스, 차세대 D램 개발...1초에 풀HD 영화 11편 전송

등록 2018.11.15 14:00:00

  • 이메일 보내기
  • 프린터
  • PDF

2세대 10나노급 16Gb DDR5 개발…JEDEC 규격 최초 적용

빅데이터, 인공지능, 머신러닝 등 차세대 시스템에 최적화

DDR4 대비 전력 소모 30% 감축, 데이터 전송 속도 1.6배↑

초당 풀HD 영화 11편 전송…"2020년부터 본격 양산 계획"

SK하이닉스, 차세대 D램 개발...1초에 풀HD 영화 11편 전송



【서울=뉴시스】고은결 기자 = SK하이닉스가 1초에 풀(Full) HD급 영화 약 11편 용량인 41.6기가바이트(Gb)의 데이터를 1초 만에 전송할 수 있는 차세대 D램 개발에 성공했다.

SK하이닉스는 2세대 10나노급(1y) 16Gb DDR5 D램을 개발했다고 15일 밝혔다. DDR5 D램 중 세계 최초로 JEDEC(국제반도체표준협의기구)의 표준 규격을 적용했다.

DDR5는 DDR4를 잇는 차세대 D램 표준규격으로 빅데이터, 인공지능(AI), 머신러닝 등 차세대 시스템에 최적화된 초고속, 저전력, 고용량 제품이다.

SK하이닉스는 최근 개발한 2세대 10나노급 8Gb DDR4 D램을 개발한데 이어, 동일한 미세공정을 적용한 16G DDR5 개발을 통해 업계를 선도하는 기술 경쟁력을 확보했다고 설명했다.

DDR5 D램은 이전 세대인 DDR4 대비 동작 전압이 기존 1.2V에서 1.1V로 낮아져, 전력 소비량이 30% 감축됐다. 전송 속도는 3200Mbps에서 5200Mbps로 1.6배 가량 높아졌다. 이는 풀 HD급 영화(3.7GByte) 11편에 해당되는 41.6GByte(기가바이트)의 데이터를 1초에 처리할 수 있는 수준이다.

이번에 칩셋 업체에 제공된 제품은 서버와 PC용 RDIMM(Registered Dual In-line Memory Module)과 UDIMM(Unbuffered DIMM)으로, JEDEC DDR5 표준에 맞춰 데이터를 저장하는 셀 영역의 단위 관리 구역을 16개에서 32개로 확장하고(16bank → 32bank) 한번에 처리하는 데이터의 수도 8개에서 16개(BL8 → BL16)로 늘렸다. 또한 칩 내부에 오류정정 회로(Error Correcting Code)를 내장하고 있어 고용량 시스템의 신뢰성을 획기적으로 높일 전망이다.

초고속 동작 특성을 확보하기 위한 기술도 적용됐다.  D램의 읽기·쓰기 회로를 최적의 상태로 조정하는 고속 트레이닝 기술(high speed training scheme), 전송 잡음을 제거하는 DFE(Decision Feedback Equalization), 명령어 및 데이터 처리를 병렬화하기 위한 4페이즈 클로킹(4phase clocking), 읽기 데이터의 왜곡이나 잡음을 최소화하기 위한 저잡음·고성능 DLL(Delay locked loop) 및 DCC(Duty Cycle Correction)회로 등 신기술이 채용됐다. 이에 따라 DDR4보다 데이터 처리 속도가 크게 개선됐다.

SK하이닉스 D램개발사업 VPD담당 조주환 상무는 “세계 최초로 JEDEC 표준 규격의 DDR5 D램 제품을 만든 기술 경쟁력을 기반으로, DDR5 시장이 열리는 2020년부터 본격 양산을 개시해 고객 수요에 적극 대응할 계획”이라고 말했다.

 [email protected]

많이 본 기사